v1.10.30.1 Datenbank Changelog FAQ Anmelden
Arrow Lake / Panther Lake AMI unverified 32 MB

MEG Z890 ACE

BIOS V1AA0 · 8709…5275
vor 2h analysiert
Analyzer v3.0.0 · 0 ms
Settings
9.143
Hidden
8.734
Visible
409
Forms
368
VarStores
154
Strings
19.772
Probes
6
PFAT Blocks
0
CPU & Microcode INTEL
CSME / ME
19.0.5.2175
Platform
Arrow Lake / Panther Lake
µCode Revision
0x00000018
µCode CPUID
0x000C0660
µCode Datum
2024-05-16
Board-Vendor
MSI
BIOS-Vendor
AMI
Memory Features
v3.0
Extreme Memory Profile
Status Aktiv
Vendor-Profile
3 Profil-Slots
User-Profile
2 Slots
XMP 3.0 voll unterstuetzt: DDR5-Plattform + 3 3.0-spezifische UI-Signale (Profile 3, User Profile 1, User Profile 2).
Evidence-Details (3 Signale · Confidence 95%)
Tier 1 platform MEG Z890 ACE LGA1851 (Arrow Lake-Era, XMP 3.0 standard)
Tier 2 xmp_base_signals Extreme Memory Profile, XMP Profile 18x XMP-UI-Strings gefunden: Extreme Memory Profile, XMP Profile
Tier 2 xmp_30_signals Profile 3, User Profile 1, User Profile 2 24x XMP-3.0-spezifische Strings: Profile 3, User Profile 1, User Profile 2
CPU Support List 4 Microcodes 4/4 bekannt
Intel 0x000C0660 0x00000018 2024-05-16 Arrow Lake-S · Arrow Lake-S (Core Ultra 200S) 18 CPUs
Gruppe: Arrow Lake-S · Core Ultra 200S (B0 Stepping) Sockel: LGA1851 Segment: desktop
Modell Tier Kerne/Threads Freq Cache TDP
Core Ultra 9 285K Ultra 9 8P+16E / 24T 3.7 GHz 36 MB 125 W
Core Ultra 9 285 Ultra 9 8P+16E / 24T 2.5 GHz 36 MB 65 W
Core Ultra 9 285T Ultra 9 8P+16E / 24T 1.4 GHz 36 MB 35 W
Core Ultra 7 265K Ultra 7 8P+12E / 20T 3.9 GHz 30 MB 125 W
Core Ultra 7 265KF Ultra 7 8P+12E / 20T 3.9 GHz 30 MB 125 W
Core Ultra 7 265 Ultra 7 8P+12E / 20T 2.4 GHz 30 MB 65 W
Core Ultra 7 265F Ultra 7 8P+12E / 20T 2.4 GHz 30 MB 65 W
Core Ultra 7 265T Ultra 7 8P+12E / 20T 1.5 GHz 30 MB 35 W
Core Ultra 5 245K Ultra 5 6P+8E / 14T 4.2 GHz 24 MB 125 W
Core Ultra 5 245KF Ultra 5 6P+8E / 14T 4.2 GHz 24 MB 125 W
Core Ultra 5 245 Ultra 5 6P+8E / 14T 3.5 GHz 24 MB 65 W
Core Ultra 5 245T Ultra 5 6P+8E / 14T 2.2 GHz 24 MB 35 W
Core Ultra 5 235T Ultra 5 6P+8E / 14T 2.2 GHz 24 MB 35 W
Core Ultra 5 235 Ultra 5 6P+8E / 14T 3.4 GHz 24 MB 65 W
Core Ultra 5 230F Ultra 5 6P+8E / 14T 3.4 GHz 24 MB 64 W
Core Ultra 5 225F Ultra 5 6P+4E / 10T 3.3 GHz 20 MB 65 W
Core Ultra 5 225 Ultra 5 6P+4E / 10T 3.3 GHz 20 MB 65 W
Core Ultra 5 225T Ultra 5 6P+4E / 10T 2.5 GHz 20 MB 35 W
Intel 0x000C0662 0x00000120 2025-12-03 Arrow Lake · Arrow Lake Variant 3 CPUs
Gruppe: Arrow Lake-S Refresh · Core Ultra 200S PLUS Sockel: LGA1851 Segment: desktop

Refresh-Launch mit hoeheren Boost-Clocks. Gleicher Die, neue BIOS-Microcode-Unterstuetzung.

Modell Tier Kerne/Threads Freq Cache TDP
Core Ultra 7 270K PLUS Ultra 7 8P+12E / 20T 3.7 GHz 36 MB 125 W
Core Ultra 5 250K PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Core Ultra 5 250KF PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Intel 0x000A06C1 0x00000005 2023-12-01 Meteor Lake-S · Meteor Lake-S (Core Ultra) Pre-Release
Gruppe: Meteor Lake-S · Core Ultra (1xx) (Pre-Production) Sockel: LGA1851 Segment: engineering

Meteor Lake-S wurde als Desktop-Produkt 2023 gecancelt — die 'Core Ultra 1xx'-Desktop-Serie wurde zugunsten von Arrow Lake-S aufgegeben. Microcode-CPUID 0x000A06C1 bleibt in Boards als Engineering-Fallback / Compatibility-Entry. Mobile MTL-U/H (0x000A06A4) haben separate CPUIDs.

Noch keine Consumer-CPUs released.

Intel 0x000C0662 0x00000121 2025-12-15 Arrow Lake · Arrow Lake Variant 3 CPUs
Gruppe: Arrow Lake-S Refresh · Core Ultra 200S PLUS Sockel: LGA1851 Segment: desktop

Refresh-Launch mit hoeheren Boost-Clocks. Gleicher Die, neue BIOS-Microcode-Unterstuetzung.

Modell Tier Kerne/Threads Freq Cache TDP
Core Ultra 7 270K PLUS Ultra 7 8P+12E / 20T 3.7 GHz 36 MB 125 W
Core Ultra 5 250K PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Core Ultra 5 250KF PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Visible
409
Hidden
8.734
Forms
368
Strings
19.772

Top VarStores nach Settings

Name
Settings
Size
GUID
PchSetup
4.611
6.082 B
4570b7f1…
Setup
2.684
7 B
80e1202e…
CpuSetup
810
1.518 B
b08f97ff…
SaSetup
439
764 B
72c5e28c…
HwmSetupData
329
948 B
b4b6d1e7…
+ 24 weitere VarStores
KI-Analyse

MSI MEG Z890 ACE mit Arrow Lake/Panther Lake Support und Intel ME 19.0.5.2175. Auffällig sind experimentelle SOC-North E-Core Controls und ein ungewöhnlich niedriger Microcode (0x18) für eine High-End Z890 Plattform.

Befunde 6

notable SOC-North Efficient-Cores Konfiguration Neue Hardware
Das BIOS enthält separate Controls für 'SOC-North Efficient-cores' zusätzlich zu den normalen E-Cores. Dies deutet auf eine neue Arrow Lake Architektur-Variante mit zusätzlichen SoC-integrierten E-Cores hin, die über das bekannte P-Core/E-Core Design hinausgeht.
Active SOC-North Efficient-cores: All [VERSTECKT] (CpuSetup:0x34E)
interesting Arrow Lake + Panther Lake Dual-Platform Support Experimentell
Das BIOS unterstützt sowohl Arrow Lake als auch Panther Lake in einem Image. Da Panther Lake normalerweise Mobile-fokussiert ist, deutet dies auf experimentelle Desktop-Varianten oder Engineering-Samples hin.
Plattform: Arrow Lake / Panther Lake
interesting Sehr niedriger Microcode für Z890 Plattform Experimentell
Microcode 0x18 ist ungewöhnlich niedrig für eine finale Z890 Implementation. Dies könnte auf frühe Engineering-Samples oder Beta-Hardware hindeuten, da Production-Microcodes typischerweise höhere Revision-Nummern haben.
Microcode: 0x00000018 (CPUID: 0x000C0660)
info Intel ME 19.x Generation Neue Hardware
ME Version 19.0.5.2175 repräsentiert eine neue ME-Generation für Arrow Lake. Die .2175 Build-Nummer ist relativ niedrig, was auf eine frühe Firmware-Revision hindeutet.
ME Version: 19.0.5.2175
interesting Extensive VTI/SDEV Security Device Controls Verstecktes Feature
Das BIOS enthält granulare Controls für SDEV (Security Device) Entries für verschiedene Intel-Komponenten wie CIO2, ISP, HECI und SPI-Controller. Diese sind typischerweise nur in Enterprise/Server-Firmware zu finden.
Expose CIO2 SDEV Entry, Expose ISP SDEV Entry, Expose HECI SDEV Entry [alle VERSTECKT]
notable FCLK Frequency Control auf Intel-Plattform Altlasten
Ein 'FCLK Frequency for Early Power On' Setting deutet auf AMD-Code-Reste in einem Intel-BIOS hin, da FCLK (Fabric Clock) AMD-spezifische Terminologie ist. Dies könnte auf geteilte Codebases zwischen AMD/Intel-Boards hindeuten.
FCLK Frequency for Early Power On: 1GHz [VERSTECKT] (CpuSetup:0x103)
?
Nicht verifiziert
Noch kein Probe-Report hochgeladen. Generiere verify.nsh → führe am Zielsystem aus → Ergebnis hier hochladen.

Forum-Badge

Teilen

Dynamisches SVG — zeigt BIOS, AGESA, Microcode, Settings. Aktualisiert sich automatisch bei DB-Änderungen.

BIOS-Badge
Preview nicht verfügbar

File-Info

FilenameE7E22IMSI.1AA0
File-Size32,0 MB
ROM-Size32 MB
SHA2568709b1fe…245c5275
Build-Datum
Analyzerv3.0.0
Laufzeit0 ms
Analysiert02.05.2026 19:34