v1.10.30.1 Datenbank Changelog FAQ Anmelden
ROG Arrow Lake / Panther Lake AMI unverified 32 MB

ROG MAXIMUS Z890 HERO

BIOS 3201 · Build 04/28/2026 · 96d4…639e
vor 1h analysiert
Analyzer v3.0.0 · 0 ms
Settings
9.619
Hidden
9.535
Visible
84
Forms
334
VarStores
333
Strings
21.121
Probes
6
PFAT Blocks
0
CPU & Microcode INTEL
CSME / ME
19.0.5.2175
Platform
Arrow Lake / Panther Lake
µCode Revision
0x00000018
µCode CPUID
0x000C0660
µCode Datum
2024-05-16
Board-Vendor
ASUS
BIOS-Vendor
AMI
Memory Features
v3.0
Extreme Memory Profile
Status Teilweise
Vendor-Profile
3 Profil-Slots
User-Profile
1 Slot
XMP 3.0 nur teilweise integriert: DDR5-Plattform plus 2 3.0-Signal(e), aber UI-Integration nicht vollstaendig (>=3 Signale erwartet fuer voll). Verfuegbar: Profile 3, Profile3. Eingebettete SPD-Sample mit XMP-3.0-Header (1x Magic).
Evidence-Details (4 Signale · Confidence 92%)
Tier 1 platform ROG MAXIMUS Z890 HERO LGA1851 (Arrow Lake-Era, XMP 3.0 standard)
Tier 1 xmp3_magic_bytes XMP 3.0 header (0x0C 0x4A 0x30, 1x found) 1x SPD XMP-3.0-Header-Magic gefunden — eingebettete XMP-3.0-SPD-Sample im ROM
Tier 2 xmp_base_signals X.M.P., XMP Profile 4x XMP-UI-Strings gefunden: X.M.P., XMP Profile
Tier 2 xmp_30_signals Profile 3, Profile3 2x XMP-3.0-spezifische Strings: Profile 3, Profile3
CPU Support List 4 Microcodes 4/4 bekannt
Intel 0x000C0660 0x00000018 2024-05-16 Arrow Lake-S · Arrow Lake-S (Core Ultra 200S) 18 CPUs
Gruppe: Arrow Lake-S · Core Ultra 200S (B0 Stepping) Sockel: LGA1851 Segment: desktop
Modell Tier Kerne/Threads Freq Cache TDP
Core Ultra 9 285K Ultra 9 8P+16E / 24T 3.7 GHz 36 MB 125 W
Core Ultra 9 285 Ultra 9 8P+16E / 24T 2.5 GHz 36 MB 65 W
Core Ultra 9 285T Ultra 9 8P+16E / 24T 1.4 GHz 36 MB 35 W
Core Ultra 7 265K Ultra 7 8P+12E / 20T 3.9 GHz 30 MB 125 W
Core Ultra 7 265KF Ultra 7 8P+12E / 20T 3.9 GHz 30 MB 125 W
Core Ultra 7 265 Ultra 7 8P+12E / 20T 2.4 GHz 30 MB 65 W
Core Ultra 7 265F Ultra 7 8P+12E / 20T 2.4 GHz 30 MB 65 W
Core Ultra 7 265T Ultra 7 8P+12E / 20T 1.5 GHz 30 MB 35 W
Core Ultra 5 245K Ultra 5 6P+8E / 14T 4.2 GHz 24 MB 125 W
Core Ultra 5 245KF Ultra 5 6P+8E / 14T 4.2 GHz 24 MB 125 W
Core Ultra 5 245 Ultra 5 6P+8E / 14T 3.5 GHz 24 MB 65 W
Core Ultra 5 245T Ultra 5 6P+8E / 14T 2.2 GHz 24 MB 35 W
Core Ultra 5 235T Ultra 5 6P+8E / 14T 2.2 GHz 24 MB 35 W
Core Ultra 5 235 Ultra 5 6P+8E / 14T 3.4 GHz 24 MB 65 W
Core Ultra 5 230F Ultra 5 6P+8E / 14T 3.4 GHz 24 MB 64 W
Core Ultra 5 225F Ultra 5 6P+4E / 10T 3.3 GHz 20 MB 65 W
Core Ultra 5 225 Ultra 5 6P+4E / 10T 3.3 GHz 20 MB 65 W
Core Ultra 5 225T Ultra 5 6P+4E / 10T 2.5 GHz 20 MB 35 W
Intel 0x000C0662 0x00000121 2025-12-15 Arrow Lake · Arrow Lake Variant 3 CPUs
Gruppe: Arrow Lake-S Refresh · Core Ultra 200S PLUS Sockel: LGA1851 Segment: desktop

Refresh-Launch mit hoeheren Boost-Clocks. Gleicher Die, neue BIOS-Microcode-Unterstuetzung.

Modell Tier Kerne/Threads Freq Cache TDP
Core Ultra 7 270K PLUS Ultra 7 8P+12E / 20T 3.7 GHz 36 MB 125 W
Core Ultra 5 250K PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Core Ultra 5 250KF PLUS Ultra 5 6P+8E / 14T 4.2 GHz 30 MB 125 W
Intel 0x000A06C1 0x00000005 2023-12-01 Meteor Lake-S · Meteor Lake-S (Core Ultra) Pre-Release
Gruppe: Meteor Lake-S · Core Ultra (1xx) (Pre-Production) Sockel: LGA1851 Segment: engineering

Meteor Lake-S wurde als Desktop-Produkt 2023 gecancelt — die 'Core Ultra 1xx'-Desktop-Serie wurde zugunsten von Arrow Lake-S aufgegeben. Microcode-CPUID 0x000A06C1 bleibt in Boards als Engineering-Fallback / Compatibility-Entry. Mobile MTL-U/H (0x000A06A4) haben separate CPUIDs.

Noch keine Consumer-CPUs released.

Intel 0x00FF0662 0x0000010D 2024-07-23 Arrow Lake (PreProd) · Arrow Lake Pre-Production / Engineering (C0662 Wildcard) Pre-Release
Gruppe: Arrow Lake Pre-Production / Engineering (C0662 Wildcard) Sockel: LGA1851 Segment: engineering

Wildcard-CPUID 0x00FF0662 deckt alle Pre-Release Arrow-Lake-Samples ab. Keine Consumer-Modelle.

Noch keine Consumer-CPUs released.

Visible
84
Hidden
9.535
Forms
334
Strings
21.121

Top VarStores nach Settings

Name
Settings
Size
GUID
PchSetup
4.611
6.083 B
4570b7f1…
Setup
1.606
3.481 B
ec87d643…
VARSTORE_OCMR_SETTINGS_NAME
1.515
19.295 B
a3a3b874…
CpuSetup
811
1.519 B
b08f97ff…
SaSetup
440
797 B
72c5e28c…
+ 30 weitere VarStores
KI-Analyse

ASUS ROG Maximus Z890 Hero mit Arrow Lake / Panther Lake Unterstützung, ME 19.0.5.2175 deutet auf neueste Intel-Generation hin. Auffällig: Build-Datum liegt 3 Tage vor dem Analysedatum, also in jüngster Vergangenheit.

Befunde 5

notable Experimentelle Arrow Lake / Panther Lake Dual-Platform-Unterstützung Neue Hardware
Das BIOS unterstützt sowohl Arrow Lake als auch Panther Lake CPUs auf derselben Z890-Plattform. Panther Lake ist Intels kommende Generation nach Arrow Lake, was auf ein experimentelles oder Pre-Release-BIOS hindeutet. Diese Dual-Plattform-Unterstützung ist ungewöhnlich für Consumer-Boards.
Plattform: Arrow Lake / Panther Lake
interesting Intel ME 19.0.5.2175 - Neueste Management Engine Generation Neue Hardware
ME Version 19.x ist die neueste Intel Management Engine Generation für Arrow Lake/Panther Lake. Die Build-Nummer 2175 deutet auf eine sehr aktuelle Firmware-Revision hin, möglicherweise sogar bleeding-edge für die Panther Lake Unterstützung.
ME Version: 19.0.5.2175
interesting Microcode 0x18 für CPUID 0xC0660 - Arrow Lake Engineering Sample Experimentell
Der extrem niedrige Microcode-Wert 0x18 (24 dezimal) deutet auf sehr frühe Engineering Samples oder Pre-Production Silicon hin. Production-CPUs haben typischerweise Microcode-Werte im 4-5 stelligen Bereich.
Microcode: 0x00000018 (CPUID: 0x000C0660)
interesting Umfangreiche PMIC-Power-Management-Konfiguration Neue Hardware
Das BIOS enthält detaillierte Switching-Frequency-Einstellungen für 4 separate PMICs (Power Management ICs) mit individueller DRAM-Spannungsregelung. Diese Granularität ist ungewöhnlich und deutet auf fortgeschrittenes Power-Management für High-End-Overclocking hin.
PMIC0-3 DRAM VDD/VDDQ/VPP Switching Frequency Einstellungen in VARSTORE_OCMR_SETTINGS_NAME
interesting Versteckte VT-IO SDEV Exposure Controls Verstecktes Feature
Das BIOS enthält versteckte Einstellungen zur Exposition verschiedener Intel-Geräte (CIO2, ISP, HECI, SPI, XHCI) als SDEV-Einträge. Diese Funktionalität ist typisch für Entwicklungs- oder Debug-Szenarien und normalerweise nicht in Consumer-BIOSen sichtbar.
Expose CIO2/ISP/HECI/SPI1/SPI2/XHCI SDEV Entry Settings in VtioCfg VarStore
?
Nicht verifiziert
Noch kein Probe-Report hochgeladen. Generiere verify.nsh → führe am Zielsystem aus → Ergebnis hier hochladen.

Forum-Badge

Teilen

Dynamisches SVG — zeigt BIOS, AGESA, Microcode, Settings. Aktualisiert sich automatisch bei DB-Änderungen.

BIOS-Badge
Preview nicht verfügbar

File-Info

FilenameROG-MAXIMUS-Z890-HERO-ASUS-3201.CAP
File-Size32,0 MB
ROM-Size32 MB
SHA25696d45686…a18a639e
Build-Datum04/28/2026
Analyzerv3.0.0
Laufzeit0 ms
Analysiert02.05.2026 19:33