Taichi Arrow Lake / Panther Lake AMI unverified 32 MB
Z890 Taichi OCF
vor 2h analysiert
Analyzer v3.0.0 · 0 ms
Settings
8.245
Hidden
7.778
Visible
467
Forms
382
VarStores
183
Strings
17.977
Probes
6
PFAT Blocks
0
CPU & Microcode
INTEL
Memory Features
Status
Aktiv
XMP 3.0 voll unterstuetzt: DDR5-Plattform + 3 3.0-spezifische UI-Signale (Profile 3, User Profile 1, User Profile 2).
› Evidence-Details (3 Signale · Confidence 95%)
Tier 1
platform
Z890 Taichi OCF
LGA1851 (Arrow Lake-Era, XMP 3.0 standard)
Tier 2
xmp_base_signals
XMP Profile
41x
XMP-UI-Strings gefunden: XMP Profile
Tier 2
xmp_30_signals
Profile 3, User Profile 1, User Profile 2
12x
XMP-3.0-spezifische Strings: Profile 3, User Profile 1, User Profile 2
▶ CPU Support List 8 Microcodes 8/8 bekannt
IFR & Settings
Setup-Simulator öffnen →
Visible
467
Hidden
7.778
Forms
382
Strings
17.977
Top VarStores nach Settings
Name
Settings
Size
GUID
PchSetup
4.611
6.082 B
4570b7f1…
Setup
1.833
3.885 B
ec87d643…
CpuSetup
825
1.549 B
b08f97ff…
SaSetup
559
1.059 B
72c5e28c…
MebxCfg
120
2.996 B
ed6d18b3…
+ 32 weitere VarStores
KI-Analyse
Arrow Lake/Panther Lake BIOS für ASRock Z890 Taichi OCF mit Intel ME 19.0.5.2095 und Microcode 0x18 für CPUID 0xC0660. Auffällig sind spezielle SOC-North Efficient-Core Controls und experimentelle Power Limit 4 Features, die auf sehr neue Intel-Architektur hinweisen.
Befunde 5
notable
SOC-North Efficient-Cores Konfiguration
Neue Hardware
Das BIOS enthält Konfigurationsoptionen für 'SOC-North Efficient-cores', was auf eine neue Intel-Architektur hinweist die über die bekannten P-Cores und E-Cores hinausgeht. Diese SOC-integrierten Efficient-Cores sind eine bisher unbekannte Erweiterung der Hybrid-Architektur.
Active SOC-North Efficient-cores: All [VERSTECKT] (CpuSetup:0x34E)
interesting
Power Limit 4 Implementation
Experimentell
Intel führt ein viertes Power Limit ein, zusätzlich zu den bekannten PL1/PL2/PL3. Die Implementierung ist vollständig mit Override, Lock und Boost-Funktionen ausgestattet, was auf eine experimentelle Erweiterung der Intel-Power-Management-Spezifikation hindeutet.
Power Limit 4 Override: Disabled (CpuSetup:0x25), Power Limit 4: 0 [VERSTECKT] (CpuSetup:0x26), Power Limit 4 Lock: Disabled [VERSTECKT] (CpuSetup:0x2A), Power Limit 4 Boost: 0 (CpuSetup:0x2B)
interesting
VTIO Security Device Exposure Controls
Verstecktes Feature
Das BIOS bietet granulare Kontrolle über die ACPI SDEV-Table Exposition verschiedener Intel-Komponenten (CIO2, ISP, HECI, SPI). Diese versteckten Optionen ermöglichen es, einzelne Geräte vor dem OS zu verbergen, was typischerweise für Sicherheits- oder Compliance-Szenarien genutzt wird.
Expose CIO2 SDEV Entry: Disabled [VERSTECKT] (VtioCfg:0x2), Expose ISP SDEV Entry: Disabled [VERSTECKT] (VtioCfg:0x3), Expose HECI SDEV Entry: Disabled [VERSTECKT] (VtioCfg:0x4)
interesting
Intel ME 19.x Generation
Neue Hardware
Die ME-Version 19.0.5.2095 repräsentiert eine neue Major-Generation der Intel Management Engine. Der Sprung von ME 18.x (Raptor Lake) auf ME 19.x deutet auf signifikante Architekturänderungen in der Arrow Lake/Panther Lake Platform hin.
ME Version: 19.0.5.2095
interesting
FCLK Early Power-On Konfiguration
Experimentell
Eine 'FCLK Frequency for Early Power On' Option ist ungewöhnlich für Intel-Plattformen, da FCLK typisch AMD-Terminologie ist. Dies könnte auf experimentelle Fabric-Clock-Konzepte oder Copy-Paste-Artefakte aus AMD-Code hinweisen.
FCLK Frequency for Early Power On: Auto [VERSTECKT] (CpuSetup:0x103)
Nicht verifiziert
Noch kein Probe-Report hochgeladen. Generiere
verify.nsh → führe am Zielsystem aus → Ergebnis hier hochladen.
▶
Forum-Badge
Teilen
Dynamisches SVG — zeigt BIOS, AGESA, Microcode, Settings. Aktualisiert sich automatisch bei DB-Änderungen.
File-Info
FilenameZ890-Taichi-OCF_3.15.ROM
File-Size32,0 MB
ROM-Size32 MB
SHA2561100f5a0…46548c9d
Build-Datum—
Analyzerv3.0.0
Laufzeit0 ms
Analysiert02.05.2026 19:35